一个数字电路基础题:集电极开路门74LS03驱动5个CMOS逻辑门,计算上拉电阻的值(正确加20分)
来源:学生作业帮 编辑:大师作文网作业帮 分类:综合作业 时间:2024/11/13 10:36:08
一个数字电路基础题:集电极开路门74LS03驱动5个CMOS逻辑门,计算上拉电阻的值(正确加20分)
OC门输出管截止时漏电流为0.2mA,负载门在高低电平情况下电流均为1uA.其中,我查表74LS系列,高低电平电压分别为2.7V,0.5V,对应电流分别为0.4mA,8mA,56k欧,4.9k欧,我算的最大值是11.5k欧,差别很大,找了很久,也没找出错在哪里,请会的花一两分做一下,
OC门输出管截止时漏电流为0.2mA,负载门在高低电平情况下电流均为1uA.其中,我查表74LS系列,高低电平电压分别为2.7V,0.5V,对应电流分别为0.4mA,8mA,56k欧,4.9k欧,我算的最大值是11.5k欧,差别很大,找了很久,也没找出错在哪里,请会的花一两分做一下,
74LS03输出低电平时:最大电压0.5V,最大吸收8MA电流,上拉电阻最小值=(5-0.5)/8=0.56k,这个数值是要记住的.
74LS03输出高电平时:最大漏电流0.1mA,设计上拉电阻压降小于0.5V,电阻就是5K.要精确计算再加上5个CMOS门的电流.不知道你的老师提出的设计依据是什么.
电阻在0.56K----5K之间,就可以保证逻辑正确.
这样的问题我在设计中是不计算的,对功耗要求不高,或者是用在干扰大的部位,电阻取小些就是了,一般取2、3K.
最低要求时,第二项可以这样算:
CMOS输入最小高电平是电源电压的70%=0.7*5=3.5v,3.5/(0.2+0.005)=17.07K.
74LS03输出高电平时:最大漏电流0.1mA,设计上拉电阻压降小于0.5V,电阻就是5K.要精确计算再加上5个CMOS门的电流.不知道你的老师提出的设计依据是什么.
电阻在0.56K----5K之间,就可以保证逻辑正确.
这样的问题我在设计中是不计算的,对功耗要求不高,或者是用在干扰大的部位,电阻取小些就是了,一般取2、3K.
最低要求时,第二项可以这样算:
CMOS输入最小高电平是电源电压的70%=0.7*5=3.5v,3.5/(0.2+0.005)=17.07K.
如何计算上拉电阻的阻值(如求74LS03的上拉阻值)
7406加上拉电阻 驱动CMOS,改变了电路的逻辑关系?
上拉电阻的作用三极管导通的条件是集电极和发射极之间的电压大于基极和发射极之间的电压.如果在基极加一个上拉电阻那不是提高了
集电极放大电路中基极的上偏置电阻开路,这个电路会出现什么情况
集电极放大电路中基极的上偏置电阻开路,这个电路会出现什么情况.
数字电路各种逻辑门的缩写是什么?
用AT89C51的P0口加上拉电阻(上拉电阻接5V电压)与74HC573相连驱动3位8数码管的段选.
数字电路判断TTL门电路和CMOS门电路的输出逻辑状态
工作在开关状态的9014三极管,集电极接5V时,应该接多大上拉电阻?
上拉电阻提高驱动能力 相应的下拉电阻呢?能否详细举例一个下拉电阻的应用?最好配图!
单片机用P0口驱动“共阳极数码管” 需要上拉电阻吗?上拉电阻是怎么工作的?
两个串联5号电池可以驱动20个并联的5mmLED发光二极管吗?需要加电阻吗?