求十进制减法计数器电路设计
来源:学生作业帮 编辑:大师作文网作业帮 分类:综合作业 时间:2024/09/22 15:26:11
求十进制减法计数器电路设计
用D或JK触发器设计一个2位十进制减法计数器电路.4个按键表示减数,差用以为数码管显示,借位用一只LED表示.
有仿真图和原理图最好
用D或JK触发器设计一个2位十进制减法计数器电路.4个按键表示减数,差用以为数码管显示,借位用一只LED表示.
有仿真图和原理图最好
我数字电路刚好把计数器那一章学完了,还做过了试验
用两片CC40192组成两位十进制减法计数器,输入1Hz连续技术脉冲,进行由99-00累减计数,图我不知道在电脑上怎么画,只好口述了,CC40192是16接口的,端口对应:1-D1,2-Q1,3-Q0,4-CPD,5-CPU,6-Q2,7-Q3,8-VSS,9-D3,10-D2,11-LDF非,12-CO非,13-BO非,14-CR,15-D0,16-VDD.16接+5V电源,8接地,第一片CC40192的CO非接至第二片的CPU上,清除端CR、置数端LD非、数据输入端D0-D7分别接逻辑开关,输出端Q0-Q3、Q4-Q7接实验设备的两个译码显示输入相应插口A、B、C、D,CO非和BO非接逻辑电平显示插口,清除和置数以后,CR=0,LD非=CPU=1,CPD接单次脉冲源
按照上述步骤连接电路,在CPD的上升沿减数,由于输入的是单次脉冲,减数功能自动切换99-00,自己验证一下,
记得悬赏分哦
用两片CC40192组成两位十进制减法计数器,输入1Hz连续技术脉冲,进行由99-00累减计数,图我不知道在电脑上怎么画,只好口述了,CC40192是16接口的,端口对应:1-D1,2-Q1,3-Q0,4-CPD,5-CPU,6-Q2,7-Q3,8-VSS,9-D3,10-D2,11-LDF非,12-CO非,13-BO非,14-CR,15-D0,16-VDD.16接+5V电源,8接地,第一片CC40192的CO非接至第二片的CPU上,清除端CR、置数端LD非、数据输入端D0-D7分别接逻辑开关,输出端Q0-Q3、Q4-Q7接实验设备的两个译码显示输入相应插口A、B、C、D,CO非和BO非接逻辑电平显示插口,清除和置数以后,CR=0,LD非=CPU=1,CPD接单次脉冲源
按照上述步骤连接电路,在CPD的上升沿减数,由于输入的是单次脉冲,减数功能自动切换99-00,自己验证一下,
记得悬赏分哦
求十进制减法计数器电路设计
试JK触发器和门电路设计一个同步带有借位输出端的1位十进制减法计数器
某16位减法计数器初值为54(十进制),若用二进制计数方式则其初值应表示为()H
求音频功率放大器电路设计,
为什么十进制计数器真值表中只有0到9
怎样用74161设计一个模十计数器(十进制加法计数器) ,来个电路图
数字电路实验 :如何将四只 74LS90 级联成四位十进制计数器,实现0000到9999的计数,求电路图,该如何设计
求电子电路设计实例书籍~
求 光电计数器原理图 必有重谢
如何用同步十进制双时钟可逆计数器74LS192构成16进制的可逆计数器
数字电路中用串行进位方式把两片十进制计数器结成百进制计数器时,两片之间为什么要用反相器,
试用74LS161集成计数器构成一个六十进制计数器,要求用反馈预置数法实现